Translation of "Slave processor" in German

The protocol between master processor and slave processor may be established on various levels.
Das Protokoll zwischen Master- und Slave-Prozessor kann auf verschiedenen Ebenen angesiedelt werden.
EuroPat v2

The slave processor of each chip card then searches through the local data memory.
Der Slave-Prozessor einer jeden Chipkarte durchsucht daraufhin den lokalen Datenspeicher.
EuroPat v2

The second processor (slave in this case) wishes to perform the same access.
Der zweite Prozessor (hier Slave) möchte den gleichen Zugriff machen.
EuroPat v2

Command transfer from the master processor to the slave processor can then take place in accordance with the customary schema for peripheral components in computers.
Die Befehlsübergabe vom Master- zum Slave-Prozessor erfolgt dann nach dem üblichen Schema für Peripheriekomponenten in Rechnern.
EuroPat v2

A more general protocol between master processor and slave processor follows the schema of channel processors in mainframe computers.
Ein allgemeineres Protokoll zwischen Master- und Slave-Prozessor folgt dem Schema der Kanalprozessoren in Mainframe-Computern.
EuroPat v2

The transmit enable signal 8 is then reactivated and the slave processor resumes the data transmission.
Dann wird das Transmit-Enable-Signal 8 wieder aktiviert und der Slave-Prozessor nimmt die Datenübertragung wieder auf.
EuroPat v2

First of all, a certain repertoire of search inquiries and management operations may be defined, which the slave processor can execute autonomously.
Zunächst kann ein bestimmtes Repertoire an Suchanfragen bzw. Verwaltungsoperationen definiert werden, die der Slave-Prozessor autonom ausführen kann.
EuroPat v2

The slave processor either actively or passively reports back hits when requested to the master processor, which in turn passes on the result to the inquiring central computer of the data processing system.
Der Slave-Prozessor meldet Treffer entweder aktiv oder aber passiv auf Anfrage an den Master-Prozessor zurück, dieser wiederum meldet das Resultat an den anfragenden Zentralrechner des Datenverarbeitungssystems weiter.
EuroPat v2

If the slave processor is realized by a microprocessor along with a mask-programmed ROM or loadable RAM program memory, great flexibility of construction and use is obtained at the same time as low effort for construction.
Bei einer Realisierung des Slave-Prozessors durch einen Mikroprozessor nebst maskenprogrammiertem ROM oder ladbarem RAM-Programmspeicher ergibt sich eine große Flexibilität bei Konstruktion und Benutzung bei gleichzeitigem geringem Designaufwand.
EuroPat v2

Input is via a keyboard 16 or another interface. These data are supplied to the slave processor 73, which via controllers 69 actuates a power output stage 71 which in turn controls the supply of energy to the heating elements 55, 52 and the Peltier element 36.
Die Eingabe erfolgt über die Tastatur 16 oder eine andere Schnittstelle, Diese Daten werden dem Slave-Prozessor 73 zugeführt, welcher über Regler 69 einen Leistungssteller 71 ansteuert, welcher wiederum die Energieversorgung der Heizelemente 35, 52 und des Peltier-Elements 36 regelt.
EuroPat v2

The temperature of the pressure plate 46 of the lid 28, and of the unit heater 33 and the environment is detected by sensors 65, 66, 67 and supplied via a temperature interface 68 to the slave processor 73.
Die Temperatur der Andruckplatte 46 des Klappdeckels 28, des Thermoblocks 33 und der Umgebung wird mittels Temperaturfühler 65, 66, 67 erfasst und über ein Temperatur-Interface 68 dem Slave-Prozessor 73 zugeführt.
EuroPat v2

The temperature of the pressure plate 46 of the cover 28, and of the unit heater 33 and the environment is detected by sensors 65, 66, 67 and supplied via a temperature interface 68 to the slave processor 73.
Die Temperatur der Andruckplatte 46 des Klappdeckels 28, des Thermoblocks 33 und der Umgebung wird mittels Temperaturfühler 65, 66, 67 erfasst und über ein Temperatur-Interface 68 dem Slave-Prozessor 73 zugeführt.
EuroPat v2

The master cable terminal processor 4, by appropriate circuitry, provides that one and only one of the slave devices is connected to the slave cable terminal processor 104.
Durch ein geeignetes Schaltwerk stellt die Steuer- und Messzentrale 4 nun sicher, dass jeweils eine und nur eine Slave-Anordnung mit der Slave-Zentrale 104 verbunden wird.
EuroPat v2

In cases where one wants to address a great number of addressable units 14 by a slave cable terminal processor 104, it may prove advantageous to provide for switching means that are parallel to the switches 29 and that open and close simultaneously that connect the individual branches 101', 101" to 101n.
Es kann sich jedoch inbesondere dann als vorteilhaft herausstellen, auch diesen Leiter durch den Schaltstufen 29 parallel angeordnete und im Gleichtakt arbeitende Schaltstufen mit den Zweigen 101?, 101? bis 101n zu verbinden, wenn sehr viele einzelne Schaltstellen 14 von der Slave-Zentrale 104 angesteuert werden sollen.
EuroPat v2

The slave device could eventually control a subslave cable terminal processor whose address--and/or data wires are first selected by a switching means 29 of the master device, addressed by the cable terminal processor 4, and then serially by a further switching means that correspond to the switching means 29 but addressed by the slave device S1, which is, in turn addressed by the slave cable terminal processor 104.
Die Slave-Anordnung S1 könnte dann eine Subslave- Steuer- und Messzentrale betreiben, deren Adressen- und / oder Informationsleiter zuerst durch jeweils eine Schaltstufe 29 der Master-Anordnung M mit der Steuer- und Messzentrale 4 adressiert wird, und danach durch eine weitere, den Schaltstufen 29 entsprechende Schaltstufe in der Slave-Anordnung S1 geschalten wird, die ihrerseits von der Steuer- und Messzentrale 104 geschalten wird.
EuroPat v2

The invention relates to a communication system for inter-chip communication in which processors communicate with one another via data channels of a communication bus, wherein a processor designated as a master processor assumes control of the transmission to the other processor designated as a slave processor.
Die Erfindung betrifft ein Kommunikationssystem zur Inter-Chip-Kommunikation, bei der Prozessoren über Datenkanäle eines Kommunikationsbusses miteinander kommunizieren, wobei ein als Master-Prozessor bezeichneter Prozessor die Übertragungssteuerung mit dem anderen, als Slave-Prozessor bezeichneten Prozessor übernimmt.
EuroPat v2

In order to maintain control of the communication, it can be provided that the slave processor is configured to receive a confirmation message from the master processor following the transmission of the data if the master processor has received the data.
Um eine Kontrolle über die Kommunikation zu erhalten, kann vorgesehen sein, dass der Slave-Prozessor dazu eingerichtet ist, nach der Übertragung der Daten eine Bestätigungsnachricht von dem Master-Prozessor zu erhalten, wenn dieser die Daten empfangen hat.
EuroPat v2

In the absence of a confirmation message of this type, which is also generally referred to as an acknowledgement, the slave processor can be configured to retransmit the data, in particular until the acknowledgement is received or, insofar as this is provided, a specific number of failed transmission attempts is exceeded.
Sofern eine solche Bestätigungsnachricht, die allgemein auch als Acknowledgement bezeichnet wird, ausbleibt, kann der Slave-Prozessor dazu eingerichtet sein, die Daten erneut zu versenden, insbesondere bis das Acknowledgement vorliegt oder - sofern dies vorgesehen ist - eine bestimmte Anzahl an Fehl-Übertragungsversuchen überschritten ist.
EuroPat v2

According to an aspect of the invention, the confirmation message can be transmitted in the opposite direction to that of the actual data communication in the communication bus from the master processor to the slave processor, i.e., from the receiver of the data to the transmitter of the data.
Erfindungsgemäß kann die Bestätigungsnachricht entgegen der eigentlichen Datenkommunikationsrichtung in dem Kommunikationsbus von dem Master-Prozessor zu dem Slave-Prozessor, d. h. von dem Empfänger der Daten zu dem Sender der Daten, übertragen werden.
EuroPat v2

As soon as the transmit enable signal 8 is present on the transmit enable input TE of the slave processor, the latter begins to transmit the data stored in a transmit memory (not shown) serially via the data channel 6, 7 to the master processor.
Sobald das Transmit-Enable-Signal 8 an dem Transmit-Enable-Eingang TE des Slave-Prozessors anliegt, beginnt dieser die in einem nicht dargestellten Sendespeicher gespeicherten Daten über den Datenkanal 6, 7 seriell an den Master-Prozessor zu übermitteln.
EuroPat v2

If, for example the transmit memory of the master processor happens to be full, the latter can interrupt the transmit enable signal 8 and therefore stop the transmission of the data by the slave processor until sufficient storage capacity is again present in the receive memory of the master processor.
Sollte beispielsweise der Empfangsspeicher des Master-Prozessors voll sein, kann dieser das Transmit-Enable-Signal 8 unterbrechen und damit die Aussendung der Daten durch den Slave-Prozessor anhalten, bis wieder genug Speicherkapazität in dem Empfangsspeicher des Master-Prozessors vorhanden ist.
EuroPat v2

In order to indicate to the master processor that data to be transmitted are present, the slave processor, as the transmitter of the communication bus 4, 5, is configured to transmit a trigger signal 9 to the master processor.
Um dem Master-Prozessor anzuzeigen, dass zu übertragende Daten vorliegen, ist der Slave-Prozessor als Sender des Kommunikationsbusses 4, 5 dazu eingerichtet, ein Trigger-Signal 9 an den Master-Prozessor zu übermitteln.
EuroPat v2

After receiving the trigger signal 9, the master processor applies the transmit enable signal 8 to the transmit enable input TE of the slave processor thus enabling the latter to transmit data in the data communication direction via the data channel 6, 7 .
Dieser wird nach Erhalt des Trigger-Signals 9 das Transmit-Enable-Signal 8 an dem Transmit-Enable-Eingang TE des Slave-Prozessors anlegen und diesem damit die Übertragung von Daten in Datenkommunikationsrichtung über dem Datenkanal 6, 7 zu ermöglichen.
EuroPat v2

The “network-on-a-chip bus system”, or NoC, herein represents a starting point for a design of flexible and efficient connections for the access instances between the IP blocks or master and slave units (e.g., processor, controller units, or peripheral blocks) of a system-on-a-chip.
Dabei stellt das so genannte Network-on-Chip-Bussystem oder NoC einen Ansatz für ein Design von flexiblen und effizienten Verbindungen für die Zugriffe zwischen den IP-Blöcken bzw. Master- und Slave-Einheiten (z.B. Prozessor, Controller-Einheiten, Peripherieblöcke, etc.) eines Ein-Chip-Systems dar.
EuroPat v2